Mixed Signal Systems and Verification Engineer II
Opens cadence.wd1.myworkdayjobs.com in a new tab
Nice to Have
- Experience developing verification infrastructure (testbenches, environments, automation).
- Experience scripting verification and design automation flows using Python or Perl.
- Experience with low‑power architectures.
- Exposure to SystemVerilog UVM methodologies.
- Experience with FPGA prototyping.
- Familiarity with industry standards such as PCIe, USB, DDR, or similar.
- Knowledge of mixed‑signal Cadence tools and mixed‑signal verification methodologies.
- Exposure to hardware acceleration platforms such as Palladium or Protium.
- Experience with revision control systems (e.g., SOS, SVN).
- Ingénieur(e) systèmes et vérification en signaux mixtes II Chez Cadence, nous recrutons et développons des leaders et des innovateurs qui souhaitent avoir un impact significatif sur l’avenir de la technologie.
- Nos équipes travaillent sur les conceptions les plus avancées au monde, permettant des percées allant du calcul haute performance à l’intelligence artificielle et à l’apprentissage machine.
- L’équipe de vérification en signaux mixtes recherche un(e) Ingénieur(e) systèmes et vérification en signaux mixtes II afin de contribuer à la vérification de circuits numériques et mixtes complexes.
- Dans ce rôle très critique, vous collaborerez étroitement avec les équipes analogiques, numériques et systèmes, et jouerez un rôle clé dans la mise sur le marché de circuits intégrés de haute qualité.
- Cadence favorise une culture de haute performance qui valorise la créativité, l’innovation et l’excellence technique.
- Vous travaillerez aux côtés de certains des ingénieurs les plus talentueux de l’industrie tout en résolvant des problèmes qui comptent réellement.
- Cadence est reconnue mondialement comme un excellent milieu de travail et a été nommée à plusieurs reprises parmi les 100 meilleures entreprises où travailler selon le classement Fortune.
- Responsabilités Faire partie d’une équipe de développement multidisciplinaire qui favorise l’excellence en ingénierie, la créativité et l’innovation.
- Développer des modèles numériques de circuits analogiques et en signaux mixtes précis et efficaces en simulation (RNM) en SystemVerilog.
- Vérifier que les modèles numériques représentent fidèlement les schémas analogiques et l’intention de conception.
- Intégrer des modèles numériques analogiques dans des environnements RTL.
- Vérifier les fonctionnalités analogiques et en signaux mixtes par rapport aux spécifications à l’aide de : Bancs de test SystemVerilog Scénarios de test Assertions, y compris la vérification basée sur des assertions analogiques Soutenir la vérification de blocs tels que filtres, ADC/DAC, VCO, A/DPLL, SerDes, LNA, multiplexeurs, et autres IP AMS connexes.
- Déboguer les problèmes de vérification dans les domaines analogique, numérique et mixte.
- Développer et maintenir l’infrastructure de vérification, y compris les bancs de test, les environnements et les scripts.
- Documenter les hypothèses de modélisation, la méthodologie de vérification et les résultats pour les revues formelles de conception et de vérification.
- Collaborer de manière interfonctionnelle avec les équipes de conception, systèmes et IP afin de comprendre les contraintes et d’assurer une couverture de vérification adéquate.
- Qualifications requises 0 à 2+ années d’expérience en conception et/ou vérification numérique, analogique ou en signaux mixtes.
- Baccalauréat en génie électrique ou dans un domaine connexe (Maîtrise ou doctorat en génie électrique préféré).
- Solide compréhension de SystemVerilog et des concepts de vérification en signaux mixtes.
- Expérience ou formation académique en modélisation à nombres réels (RNM), incluant : wreal UDN / UDT / UDR Verilog‑AMS Compréhension de base des blocs analogiques et en signaux mixtes tels que ADC, DAC, PLL, SerDes, RF ou composants de traitement du signal.
- Familiarité avec Cadence Virtuoso Schematic Composer et ADE.
- Excellentes compétences en communication écrite et orale, avec la capacité de travailler en équipe. À l’aise dans un environnement de développement collaboratif et dynamique.
- Qualifications souhaitées Expérience dans le développement d’infrastructures de vérification (bancs de test, environnements, automatisation).
- Expérience en scripts pour les flux de vérification et d’automatisation de la conception (Python ou Perl).
- Expérience avec des architectures électronique de basse consommation.
- Connaissance des méthodologies UVM en SystemVerilog.
- Expérience en prototypage FPGA.
- Familiarité avec des normes industrielles telles que PCIe, USB, DDR ou équivalentes.
- Connaissance des outils Cadence pour les signaux mixtes et des méthodologies de vérification associées.
- Exposition à des plateformes d’accélération matérielle telles que Palladium ou Protium.
- Expérience avec des systèmes de gestion de versions (p. ex.
- The annual salary range is $ 73,500 .00 CAD to $136,500.00 CAD.
- You may also be eligible to receive incentive compensation: bonus, equity, and benefits.
- Sales positions generally offer a competitive On Target Earnings (OTE) incentive compensation structure.
- Please note that the salary range is a guideline and compensation may vary based on factors such as qualifications, skill level, competencies and work location.
- Our benefits programs include: paid vacation and holidays, leave of absence programs, Registered Retirement Savings Plan (RRSP), Tax Free Savings (TFSA) plan for post-tax investment savings, Employee Stock Purchase Plan, group health coverage that includes dental, vision and Emotional Wellbeing Support (EAP) benefits for you and your eligible dependents.
- Cadence also offers employee and dependent Life insurance, and short-term and long-term disability.
- In addition, Cadence provides Global Travel Medical coverage, Business Travel Accident Insurance, and a funded Lifestyle Spending Account (LSA).
- We’re doing work that matters.
- Help us solve what others can’t.
- We welcome applications from candidates with disabilities and in equity seeking groups.
- If you have accessibility needs during the application and interview process, we encourage you to make your needs known.
Sourced directly from Cadence Design Systems’s career page
Your application goes straight to Cadence Design Systems.
Opens cadence.wd1.myworkdayjobs.com in a new tab
Specialisation
Salary range
₹5-12 LPA to ₹40-70 LPA
Open roles at Cadence Design Systems
144 positions
Job ID
/job/TORONTO-02/Mixed-Signal-Systems-and-Verification-Engineer-II_R54499
Get matched to roles like this
Upload your resume once. We’ll notify you when matching roles open up.
Join talent pool — freeSimilar Verification roles
Micron Technology
Principal Engineer - IP Design Verification
Hyderabad - Phoenix Aquila, India|Verification
Marvell Technology
Design Verification Engineer
2 Locations|Verification
Marvell Technology
Director, Design Verification - MEM/PCIE COE
Santa Clara, CA|Verification
Marvell Technology
Senior Staff Verification Engineer
Pune|Verification